একটি MOSFET হোল্ডিং সার্কিট যার মধ্যে রয়েছে প্রতিরোধক R1-R6, ইলেক্ট্রোলাইটিক ক্যাপাসিটর C1-C3, ক্যাপাসিটর C4, PNP triode VD1, ডায়োড D1-D2, মধ্যবর্তী রিলে K1, একটি ভোল্টেজ তুলনাকারী, একটি ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556, এবং Q1 ডুয়াল টাইম বেসের পিন নং 6 সহ ইন্টিগ্রেটেড চিপ NE556 একটি সিগন্যাল ইনপুট হিসেবে কাজ করছে, এবং রোধ R1 এর এক প্রান্ত একই সময়ে ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556-এর পিন 6-এর সাথে সংযুক্ত হচ্ছে, সিগন্যাল ইনপুট হিসাবে ব্যবহৃত হয়, রোধ R1-এর এক প্রান্ত পিন 14-এর সাথে সংযুক্ত। ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556 এর, রোধ R2 এর এক প্রান্ত, এর এক প্রান্ত প্রতিরোধক R4, PNP ট্রানজিস্টর VD1-এর বিকিরণকারী, MOSFET Q1-এর ড্রেন, এবং DC পাওয়ার সাপ্লাই, এবং রোধ R1-এর অন্য প্রান্তটি ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556-এর পিন 1-এর সাথে সংযুক্ত। ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556, ক্যাপাসিটরের ইতিবাচক ইলেক্ট্রোলাইটিক ক্যাপাসিট্যান্স C1, এবং মধ্যবর্তী রিলে। K1 সাধারণত বন্ধ পরিচিতি K1-1, মধ্যবর্তী রিলে K1-এর অন্য প্রান্তটি সাধারণত বন্ধ পরিচিতি K1-1, ইলেক্ট্রোলাইটিক ক্যাপাসিটর C1-এর নেতিবাচক মেরু এবং ক্যাপাসিটর C3-এর এক প্রান্ত বিদ্যুৎ সরবরাহ স্থলের সাথে সংযুক্ত থাকে, ক্যাপাসিটরের C3-এর অন্য প্রান্ত। ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556 এর পিন 3 এর সাথে সংযুক্ত, ডুয়াল টাইম বেস ইন্টিগ্রেটেড এর পিন 4 চিপ NE556 একই সময়ে ইলেক্ট্রোলাইটিক ক্যাপাসিটর C2 এর ধনাত্মক মেরু এবং রোধ R2 এর অপর প্রান্তের সাথে সংযুক্ত থাকে এবং ইলেক্ট্রোলাইটিক ক্যাপাসিটর C2 এর ঋণাত্মক মেরুটি পাওয়ার সাপ্লাই গ্রাউন্ডের সাথে সংযুক্ত থাকে এবং ইলেক্ট্রোলাইটিক ক্যাপাসিটর C2 এর নেতিবাচক মেরুটি সংযুক্ত থাকে। পাওয়ার সাপ্লাই গ্রাউন্ডে। C2 এর নেতিবাচক মেরুটি পাওয়ার সাপ্লাই গ্রাউন্ডের সাথে সংযুক্ত, ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556-এর পিন 5 রোধ R3 এর এক প্রান্তের সাথে সংযুক্ত, রোধ R3 এর অন্য প্রান্তটি ভোল্টেজ তুলনাকারীর পজিটিভ ফেজ ইনপুটের সাথে সংযুক্ত। , ভোল্টেজ তুলনাকারীর নেতিবাচক ফেজ ইনপুট ডায়োড D1 এর ধনাত্মক মেরু এবং রোধের অপর প্রান্তের সাথে সংযুক্ত থাকে R4 একই সময়ে, ডায়োড D1 এর নেতিবাচক মেরুটি পাওয়ার সাপ্লাই গ্রাউন্ডের সাথে সংযুক্ত থাকে এবং ভোল্টেজ তুলনাকারীর আউটপুটটি রোধ R5 এর শেষের সাথে সংযুক্ত থাকে, রোধ R5 এর অন্য প্রান্তটি PNP ট্রিপ্লেক্সের সাথে সংযুক্ত থাকে। ভোল্টেজ তুলনাকারীর আউটপুটটি রোধ R5 এর এক প্রান্তের সাথে সংযুক্ত থাকে, রোধ R5 এর অন্য প্রান্তটি PNP ট্রানজিস্টর VD1 এর ভিত্তির সাথে সংযুক্ত থাকে, PNP ট্রানজিস্টর VD1 এর সংগ্রাহকটি ডায়োডের ধনাত্মক মেরুতে সংযুক্ত থাকে। D2, ডায়োড D2 এর নেতিবাচক মেরুটি রোধ R6 এর শেষের সাথে সংযুক্ত, ক্যাপাসিটরের শেষ C4, এবং একই সময়ে MOSFET-এর গেট, রোধ R6-এর অন্য প্রান্ত, ক্যাপাসিটর C4-এর অন্য প্রান্ত, এবং মধ্যবর্তী রিলে K1-এর অন্য প্রান্ত সবই পাওয়ার সাপ্লাই ল্যান্ড এবং অন্য প্রান্তের সাথে সংযুক্ত। মধ্যবর্তী রিলে K1 এর উৎসের উৎসের সাথে সংযুক্তMOSFET.
MOSFET রিটেনশন সার্কিট, যখন A একটি কম ট্রিগার সংকেত প্রদান করে, এই সময়ে ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556 সেট, ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556 পিন 5 আউটপুট হাই লেভেল, ভোল্টেজ তুলনাকারীর ইতিবাচক ফেজ ইনপুটে উচ্চ স্তর, নেতিবাচক একটি রেফারেন্স প্রদান করতে প্রতিরোধক R4 এবং ডায়োড D1 দ্বারা ভোল্টেজ তুলনাকারীর ফেজ ইনপুট ভোল্টেজ, এই সময়ে, ভোল্টেজ তুলনাকারী আউটপুট উচ্চ স্তর, Triode VD1 পরিচালনা করার জন্য উচ্চ স্তর, ডায়োড D2 এর মাধ্যমে ক্যাপাসিটর C4 ট্রায়োড VD1 চার্জের সংগ্রাহক থেকে প্রবাহিত বর্তমান, এবং একই সময়ে, MOSFET Q1 সঞ্চালন করে, এই সময়, মধ্যবর্তী রিলে K1 এর কুণ্ডলী শোষিত হয়, এবং মধ্যবর্তী রিলে K1 সাধারণত বন্ধ হয়ে যায় যোগাযোগ K 1-1 সংযোগ বিচ্ছিন্ন করা হয়েছে, এবং মধ্যবর্তী রিলে K1 সাধারণত বন্ধ যোগাযোগ K 1-1 সংযোগ বিচ্ছিন্ন হওয়ার পরে, ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556 এর 1 এবং 2 ফুটে DC পাওয়ার সাপ্লাই সরবরাহ করে যতক্ষণ না সরবরাহ ভোল্টেজ সংরক্ষণ করা হয় ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556-এর পিন 1 এবং পিন 2-এর ভোল্টেজ চার্জ করা হয়েছে সরবরাহ ভোল্টেজের 2/3 তে, ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556 স্বয়ংক্রিয়ভাবে রিসেট হয় এবং ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556-এর পিন 5 স্বয়ংক্রিয়ভাবে একটি নিম্ন স্তরে পুনরুদ্ধার করা হয়, এবং পরবর্তী সার্কিটগুলি কাজ করে না, যখন এই সময়ে, ক্যাপাসিটর C4 ক্যাপাসিট্যান্স C4 শেষ না হওয়া পর্যন্ত MOSFET Q1 পরিবাহী বজায় রাখার জন্য ডিসচার্জ করা হয় ডিসচার্জিং এবং ইন্টারমিডিয়েট রিলে K1 কয়েল রিলিজ, ইন্টারমিডিয়েট রিলে K1 সাধারনত বন্ধ পরিচিতি K 11 বন্ধ, এই সময়ে বন্ধ ইন্টারমিডিয়েট রিলে K1 এর মাধ্যমে সাধারনত বন্ধ কন্টাক্ট K 1-1 হবে ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556 1 ফুট এবং 2 ফুট ভোল্টেজ রিলিজ বন্ধ, পরের বার ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556 পিন 6 কম ট্রিগার প্রদানের জন্য ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556 প্রস্তুত করার জন্য সংকেত।
এই অ্যাপ্লিকেশনটির সার্কিট গঠনটি সহজ এবং অভিনব, যখন ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556 পিন 1 এবং পিন 2 সাপ্লাই ভোল্টেজের 2/3 তে চার্জ করা হয়, ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556 স্বয়ংক্রিয়ভাবে রিসেট করা যায়, ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556 পিন 5 স্বয়ংক্রিয়ভাবে একটি নিম্ন স্তরে ফিরে আসে, যাতে পরবর্তী সার্কিটগুলি কাজ না করে, যাতে স্বয়ংক্রিয়ভাবে ক্যাপাসিটর C4 চার্জ করা বন্ধ করে, এবং MOSFET Q1 পরিবাহী দ্বারা রক্ষণাবেক্ষণ করা ক্যাপাসিটর C4 এর চার্জিং বন্ধ করার পরে, এই অ্যাপ্লিকেশনটি ক্রমাগত রাখতে পারেMOSFET3 সেকেন্ডের জন্য Q1 পরিবাহী।
এতে রয়েছে রেসিস্টর R1-R6, ইলেক্ট্রোলাইটিক ক্যাপাসিটর C1-C3, ক্যাপাসিটর C4, PNP ট্রানজিস্টর VD1, ডায়োড D1-D2, ইন্টারমিডিয়েট রিলে K1, ভোল্টেজ কম্প্যারেটর, ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556 এবং MOSFET Q1, পিন টাইম বেস 6-এর মধ্যে ডুয়েল টাইম বেস। চিপ NE556 একটি হিসাবে ব্যবহৃত হয় সিগন্যাল ইনপুট, এবং রোধ R1 এর এক প্রান্ত ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556 এর পিন 14, রেসিস্টর R2, ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556 এর পিন 14 এবং ডুয়াল টাইম বেস ইন্টিগ্রেটেড চিপ NE556 এর পিন 14 এর সাথে সংযুক্ত রয়েছে এবং রোধ R2 ডুয়াল টাইম বেস ইন্টিগ্রেটেড এর পিন 14 এর সাথে সংযুক্ত চিপ NE556। ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556 এর পিন 14, রোধ R2 এর এক প্রান্ত, রোধ R4 এর এক প্রান্ত, PNP ট্রানজিস্টর
কাজের নীতি কি ধরনের?
যখন A একটি কম ট্রিগার সংকেত প্রদান করে, তখন ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556 সেট, ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556 পিন 5 আউটপুট উচ্চ স্তর, ভোল্টেজ তুলনাকারীর ইতিবাচক ফেজ ইনপুটে উচ্চ স্তর, নেতিবাচক ফেজ ইনপুট রেসিস্টর R4 এবং ডায়োড D1 দ্বারা ভোল্টেজ তুলনাকারী রেফারেন্স ভোল্টেজ প্রদান করতে, এই সময়, ভোল্টেজ কম্প্যারেটর আউটপুট উচ্চ স্তর, ট্রানজিস্টর VD1 পরিবাহনের উচ্চ স্তর, ডায়োড D2 এর মাধ্যমে ট্রানজিস্টর VD1 এর সংগ্রাহক থেকে ক্যাপাসিটর C4 চার্জিংয়ে বর্তমান প্রবাহ, এই সময়ে, মধ্যবর্তী রিলে K1 কয়েল সাকশন, মধ্যবর্তী রিলে K1 কুণ্ডলী স্তন্যপান. ট্রানজিস্টর VD1 এর সংগ্রাহক থেকে প্রবাহিত কারেন্ট ডায়োড D2 এর মাধ্যমে ক্যাপাসিটর C4 এ চার্জ করা হয় এবং একই সময়ে,MOSFETQ1 সঞ্চালন করে, এই সময়ে, মধ্যবর্তী রিলে K1-এর কয়েলটি স্তন্যপান করা হয়, এবং মধ্যবর্তী রিলে K1 সাধারণত-বন্ধ পরিচিতি K 1-1 সংযোগ বিচ্ছিন্ন হয়, এবং মধ্যবর্তী রিলে K1 সাধারণত-বন্ধ যোগাযোগ K 1-1 সংযোগ বিচ্ছিন্ন হওয়ার পরে, শক্তি ডুয়াল টাইমবেস ইন্টিগ্রেটেড চিপের 1 এবং 2 ফুটে ডিসি পাওয়ার উত্স দ্বারা সরবরাহ করা ভোল্টেজ NE556 সংরক্ষণ করা হয় যতক্ষণ না ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556-এর পিন 1 এবং পিন 2-এর ভোল্টেজ সরবরাহ ভোল্টেজের 2/3 তে চার্জ করা হয়, ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556 স্বয়ংক্রিয়ভাবে রিসেট হয় এবং এর পিন 5 ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556 স্বয়ংক্রিয়ভাবে একটি নিম্ন স্তরে পুনরুদ্ধার করা হয়, এবং পরবর্তী সার্কিটগুলি কাজ করে না, এবং এই সময়ে, ক্যাপাসিটর C4 কে ক্যাপাসিটর C4 এর নিষ্কাশন শেষ না হওয়া পর্যন্ত MOSFET Q1 পরিবাহী বজায় রাখার জন্য ডিসচার্জ করা হয়, এবং মধ্যবর্তী রিলে K1 এর কয়েলটি মুক্তি পায় এবং মধ্যবর্তী রিলে K1 সাধারণত বন্ধ থাকে। K 1-1 এর সাথে যোগাযোগ বিচ্ছিন্ন। রিলে K1 সাধারণত বন্ধ পরিচিতি K 1-1 বন্ধ, এই সময় বন্ধ মধ্যবর্তী রিলে K1 এর মাধ্যমে সাধারণত বন্ধ যোগাযোগ K 1-1 হবে ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556 1 ফুট এবং ভোল্টেজ রিলিজে 2 ফুট, পরবর্তী সময়ের জন্য ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556 পিন 6 কম সেট করার জন্য একটি ট্রিগার সংকেত প্রদান করতে, যাতে এর জন্য প্রস্তুতি নেওয়া যায় ডুয়াল-টাইম বেস ইন্টিগ্রেটেড চিপ NE556 সেট।